[1]赵 君,蔡晓乐,张宇坤,等.基于FPGA的SAR数据源时序测试设计与实现[J].弹箭与制导学报,2018,38(02):131-134,142.[doi:10.15892/j.cnki.djzdxb.2018.02.029]
 ZHAO Jun,CAI Xiaole,ZHANG Yukun,et al.Design and Implementation of Testing Time Sequence in SAR Load Simulator Based on FPGA[J].,2018,38(02):131-134,142.[doi:10.15892/j.cnki.djzdxb.2018.02.029]
点击复制

基于FPGA的SAR数据源时序测试设计与实现

参考文献/References:

[1] 高洪涛, 陈虎, 刘晖, 等. 国外对地观测卫星技术发展 [J]. 航天器工程, 2009, 18(3): 84-92.
[2] 中国空间技术研究院. 航天器载遥感器与数传系统接口设计规范: Q/W1034A-2017 [S]. 西安: 中国空间技术研究院, 2007.
[3] 林愿, 吴淑泉, 姜发玉. 基于PCI接口的合成孔径雷达目标模拟器的设计与实现 [J]. 测控技术, 2005, 24(3): 42-44.
[4] 张文彬, 邓云凯, 倪江. 星载SAR目标回波信号模拟源的研制 [J]. 计算机测量与控制, 2005, 13(3): 265-266.
[5] 黄誉, 王新民, 姚从潮. 基于FPGA的BLVDS高速通信总线设计 [J]. 测控技术, 2012, 31(7): 76-81.
[6] MATTAUSCH H J, MATTIESEM F, HARTL J, et al. A Memory based high-speed digital delay line with a large adjustable length[J]. IEEE Journal of Solid-State Circuits, 1988, 23(1): 105-110.
[7] 赵君, 艾铁柱, 张宇坤. 基于IODELAY原语SAR载荷模拟器延迟单元设计[J]. 计算机测量与控制,2016: 24(8):240-243.

备注/Memo

收稿日期:2016-07-08 基金项目:航空科学基金-青年基金(2014ZD31006)资助 第一作者简介:赵君(1982-),男,山西和顺人,高级工程师,博士,研究方向:新型机载机电系统嵌入式智能控制、机电系统综合仿真与评估技术。

更新日期/Last Update:

2018-02-11