[1]李 雷,严玉国,杨宾峰,等.基于FPGA的S模式并行数据编解码器设计[J].弹箭与制导学报,2017,37(5):127-130,135.[doi:10.15892/j.cnki.djzdxb.2017.05.001]
 LI Lei,YAN Yuguo,YANG Binfeng,et al.Design of Mode S Parallel Data Codec Based on FPGA[J].,2017,37(5):127-130,135.[doi:10.15892/j.cnki.djzdxb.2017.05.001]
点击复制

基于FPGA的S模式并行数据编解码器设计

参考文献/References:

[1] 张尉. 二次雷达原理 [M]. 北京: 国防工业出版社, 2009: 11-12, 141-146.
[2] 毕占坤, 张羿猛, 黄芝平, 等. 基于逻辑设计的高速CRC并行算法研究及其FPGA实现 [J]. 仪器仪表学报, 2007, 28(12): 2244-2249.
[3] 季鹏辉, 孟丁, 任勇峰. 基于FPGA的16 bit CRC校验查表法设计 [J]. 电子器件, 2013, 36(4): 580-584.
[4] 范红旗, 王胜, 祝依龙. CRC编解码器及其FPGA实现 [J]. 数据采集与处理, 2006, 21(增刊): 97-100.
[5] 张树刚, 张遂南, 黄士坦. CRC校验码并行计算的FPGA实现 [J]. 计算机技术与发展, 2007, 17(2): 56- 58.
[6] 西瑞克斯(北京)通信设备有限公司. 无线通信的MATLAB和FPGA实现 [M]. 北京: 人民邮电出版社, 2009: 182-184.
[7] 徐赏, 黄建国, 李力. S模式数据链CRC校验实现方法 [J]. 测控技术, 2012, 31(2): 27-30.
[8] 黄晓卿. 基于FPGA的S模式信号处理 [J]. 电讯技术, 2012, 52(5): 716-720.

备注/Memo

基金项目:国家自然科学基金(51377172); 陕西省自然科学基础研究计划(2015JM5147)资助 作者简介:李雷(1994-),男,陕西西安人,硕士研究生,研究方向:仪器科学与技术、二次雷达信号模拟器。

更新日期/Last Update:

2017-08-15